สำนักงานราชบัณฑิตยสภา
แผงวงจรไมโครคอนโทรลเลอร์เพื่ อการเรี ยนรู้ 44 The Journal of the Royal Institute of Thailand Vol. 38 No. 3 July-Sep 2013 วงจรควบคุมการขัดจังหวะ วงจรควบคุมการขัดจังหวะการท� ำงานของไมโครโพรเซสเซอร์ 8088 ประกอบด้วยวงจรรวม 8259 และสายต่อสัญญาณดังที่แสดงไว้ในรูปที่ ๔ นอกจากสายข้อมูล ๘ บิตซึ่งต่อระหว่างขา 4-11 ( D 7- D 0) กับบัสข้อมูลแล้ว วงจรรวม 8259 ยัง สื่อสารกับวงจรรวม 8088 ผ่านทางสายสัญญาณออก INTR ( Interrupt Request , ขา 17) และสายสัญญาณ เข้า INTA ( Interrupt Acknowledge , ขา 26) อีกด้วย ส่วนขาอื่น ๆ ของวงจรรวม 8259 ที่แสดงไว้ในรูป ที่ ๔ มีดังนี้ ขา 1 ( CS , Chip Select ) ต่อรับสัญญาณ 8259 จากวงจรรวม U 9 (74138) ในรูปที่ ๒ ขา 3 ( RD , Read ) ต่อรับสัญญาณ IOR จากวงจรรวม U 8 (74138) ในรูปที่ ๒ ขา 2 ( WR , Write ) ต่อรับสัญญาณ IOW จากวงจรรวม U 8 (74138) ในรูปที่ ๒ ขา 27 ( A 0) ต่อรับสัญญาณเลือกช่องทางเข้า/ออก ( I / O port ) กับสาย A 0 ของบัสเลขที่อยู่ ขา 12, 13, 15, 16, 25 ( CAS 0, CAS 1, CAS 2, SP / EN , IR 7 ตามล� ำดับ) ไม่ใช้ในแผงวงจรของ บทความนี้ จึงถูกปล่อยไว้ลอย ๆ รูปที่ ๓ ระบบหน่วยความจ� ำ
Made with FlippingBook
RkJQdWJsaXNoZXIy NTk0NjM=