สำนักงานราชบัณฑิตยสภา
แผงวงจรไมโครคอนโทรลเลอร์เพื่ อการเรี ยนรู้ 42 The Journal of the Royal Institute of Thailand Vol. 38 No. 3 July-Sep 2013 ขา 17 ( X 1) และ 16 ( X 2) ต่อกับขาทั้งสองของผลึกควบคุมความถี่ CY 1 ซึ่งในที่นี้เลือกใช้ความถี่ ๑๕ เมกะเฮิรตซ์ ขา 15 ( ASYNC , Ready Synchronization ) ถูกปล่อยไว้ลอย ๆ เพราะไม่ใช้ ขา 14 ( EFI , External Frequency Input ) ซึ่งจะใช้ป้อนสัญญาณนาฬิกาจากภายนอก ถูกปล่อย ไว้ลอย ๆ เพราะไม่ใช้ ขา 13 ( F /~ C , Frequency / Crystal Select ) ต่อลงดิน (ตรรกะ 0) เพื่อให้สอดคล้องกับการเลือก ใช้ตัวก� ำเนิดสัญญาณนาฬิกาภายในตัว 8284 ร่วมกับผลึกควบคุมความถี่ที่ขา 17 และ 16 ขา 1 ( CSYNC , Clock Synchronization ) ถูกต่อลงดิน (ตรรกะ 0) เพราะวงจรรวม 8284 ไม่ใช้ สัญญาณนาฬิกาจากภายนอก ขา 3 ( AEN 1, Address Enable 1) และขา 7 ( AEN 2, Address Enable 2) ถูกต่อลงดิน (ตรรกะ 0) เพื่อเปิดโอกาสให้วงจรรวม 8284 รับสัญญาณที่อาจเข้าทางขา 4 ( RDY 1) และขา 6 ( RDY 2) ขา 11 ( RES , Reset Input ) ต่อกับขั้วด้านออกของวงจรสร้างสัญญาณตั้งต้นใหม่ที่อยู่ข้างล่าง ซึ่ง ประกอบด้วยตัวต้านทาน R 1 ตัวเก็บประจุ C 19 ไดโอด CR 11 (เบอร์ 1 N 914) และสวิตช์ SW 1 ซึ่งจะ ต่อวงจรเฉพาะเมื่อถูกกด ขา 4 ( RDY 1, Bus Ready 1) และขา 6 ( RDY 2, Bus Ready 2) ถูกปล่อยไว้ลอย ๆ เพราะไม่ใช้ ขา 2 ( PCLK , Peripheral Clock ) เป็นขาจ่ายสัญญาณนาฬิกาที่มีความถี่ ๑/๖ ของความถี่ที่ควบคุม ด้วยผลึก ในที่นี้ PCLK เป็นสัญญาณนาฬิกาที่มีความถี่ ๑๕/๖ = ๒.๕ เมกะเฮิรตซ์ ใช้ควบคุมวงจรรวมตัว อื่น ๆ คือ 8251 และ 8253 ขา 12 ( OSC , Oscillator Output ) เป็นขาจ่ายสัญญาณนาฬิกาที่มีความถี่เท่ากับความถี่ตั้งต้น ภายในตัววงจรรวม 8284 ซึ่งในที่นี้คือ ๑๕ เมกะเฮิรตซ์ ขา 10 ( RESET , Reset Output ) เป็นขาจ่ายสัญญาณตั้งต้นใหม่ให้แก่ขา RESET ของ 8088 ขา 8 ( CLK , Clock Output ) เป็นขาจ่ายสัญญาณนาฬิกาที่มีความถี่ ๑/๓ ของความถี่ที่ควบคุม ด้วยผลึก ให้แก่ขา CLK ของ 8088 ในที่นี้ CLK เป็นสัญญาณนาฬิกาที่มีความถี่ ๕ เมกะเฮิรตซ์ ขา 5 ( READY ) เป็นขาจ่ายสัญญาณ READY ให้แก่วงจรรวม 8088 วงจรรวม 74373 ที่อยู่ทางด้านขวาส่วนบนของวงจรรวม 8088 เป็นตัวแลตช์สัญญาณเลขที่อยู่ ( address ) ของข้อมูลเข้าหรือข้อมูลออกของ 8088 สัญญาณเข้าที่ขา D 0- D 7 ของ 74373 ก็คือสัญญาณ AD 0- AD 7 จาก 8088 ส่วนสัญญาณเข้า LE ( Latch Enable ) มาจากสัญญาณออก ALE ของ 8088 สัญญาณออกที่ขา Q 0- Q 7 ของ 74373 ก็คือเลขที่อยู่ ๘ บิตล่าง ( A 0- A 7) ของข้อมูลที่เกี่ยวข้อง วงจรรวม 74138 ( U 8) ที่อยู่ทางด้านขวาส่วนล่างของวงจรรวม 8088 เป็นตัวถอดรหัสสัญญาณ ควบคุม ( control decoder ) ส� ำหรับการอ่าน/เขียนข้อมูลที่หน่วยความจ� ำและที่ตัวรับ/ส่งข้อมูลเข้า/
Made with FlippingBook
RkJQdWJsaXNoZXIy NTk0NjM=